### **Examen Virtual de Arquitectura Del Computador Modalidad Manuscrito**

Por favor firmar y aclarar todas las hojas y Se les recuerda a los estudiantes que, según la resolución RD-2020-197-E-UNC-DEC#FAMAF, en el examen en la modalidad manuscrito, el/la estudiante, deberá firmar todas las hojas de su examen antes de digitalizarlo y enviarlo para su corrección. Al final del mismo deberá introducir la leyenda "Por la presente declaro que la resolución de este examen es obra de mi exclusiva autoría y respetando las pautas y criterios fijados en los enunciados. Asimismo declaro conocer el régimen de infracción de los estudiantes cuyo texto ordenado se encuentra en el apéndice de la Res. Rec. 1554/2018", con una foto de su Documento Nacional de Identidad, ocultando su número de trámite, en carácter de Declaración Jurada.

### Enviar por email apenas finalizado el examen a pablo.ferreyra@unc.edu.ar

# Ejercicio 1: (Por favor justificar cada paso o figura mediante texto explicativo. Se evaluará fuertemente la claridad de la explicación)

La memoria principal de un sistema computacional está organizada en 256 bloques, con un tamaño de 16 palabras por bloque. La CACHE posee 16 líneas. En los apartados a) al c) se especifica el criterio de correspondencia para cada caso. Suponga que cada palabra tiene 4 bytes y el procesador direcciona directamente cada byte.

- a) Dibuje la organización de la CACHE de correspondencia DIRECTA, indicando todas sus dimensiones. Además indicar cuántos bits se utilizan en la identificación de cada campo (etiqueta, línea y palabra) en una dirección de memoria principal.
- b) Repita el punto anterior para correspondencia FULL-ASOCIATIVA
- c) Repita el punto a) para una CACHE de correspondencia ASOCIATIVA POR CONJUNTOS de 16 vías. Es posible?

## Ejercicio 2: (Por favor justificar cada paso o figura mediante texto explicativo. Se evaluará fuertemente la claridad de la explicación)

Dados los siguientes segmentos de código LEGv8 equivalentes para N>0, donde N→ X3,

start: 0x000200C. Suponer que todos los registros están inicializados en 0 :

```
      Segmento 1:
      Segmento 2:

      start: ADD X9,X3,XZR
      start: SLL X1, X1, #2

      loop: CBZ X9, end
      ADDI X9, X9, #2

      SLL X1, X1, #2
      SUBS XZR, X9, X3

      SUBI X9, X9, #2
      B.NE start

      B loop
      end: ...

      end: ...
```

Para un procesador de 64bits de datos con una memoria principal de 4G palabras de 1 byte cada una, con un CPI = 1, que resuelve todos los *data* y *control hazard* sin necesidad de *stalls*, con una CACHE exclusiva para INSTRUCCIONES con correspondencia FULL ASOCIATIVA de una sola línea de 4 palabras de 32 bits c/u. Considerando que cada MISS de caché supone una penalidad de 20 ciclos de clk. Determine qué segmento de código se ejecuta en menor tiempo para N = 8. Argumente su respuesta indicando los ciclos totales en cada caso. Suponer que el pipeline ya se encuentra en régimen.

# Ejercicio 3: (2 puntos) (Por favor justificar cada paso o figura mediante texto explicativo. Se evaluará fuertemente la claridad de la explicación)

Un procesador 2-issue de arquitectura LEGv8 posee las siguientes propiedades:

1. En cada *issue packet* una instrucción debe ser una operación de acceso a memoria y la otra de tipo aritmética/lógica o un salto.

- 2. El procesador tiene todos los caminos de forwarding posibles entre las etapas (incluyendo caminos a la etapa ID para la resolución de saltos).
- 3. El procesador predice los saltos perfectamente.
- 4. El compilador asume toda la responsabilidad de eliminar los hazard, organizar el código e insertar instrucciones "nop" para que el código se ejecute sin necesidad de generación de stalls.

Para el siguiente fragmento de código LEGv8 (donde inicialmente x13 = 0):

```
ADD x3, xzr, xzr
        1>
loop:
              LDUR x0, [x2, #8]
        2>
        3>
              ADD x9, x0, x5
              ORR x10, x1, x9
        4>
              AND x11, x9, x0
        5>
        6>
              SUB x12, x0, x11
        7>
              STUR x9, [x3, #24]
              STUR x8, [x5, #16]
        8>
        9>
              STUR x11, [x3, #8]
        10>
              STUR x12, [x3, #0]
        11>
              ADDI x3, x4, #32
        12>
              ADDI x2, x2, x3
        13>
              ADDI x13, x13, #1
        14>
               SUBI x14, x13, #8
        15>
              CBNZ x14, loop
```

- a. Analice en el código las dependencias de datos y determine cuales generan data hazards. En caso de detectar un hazard indique el operando en conflicto y los números de las instrucciones involucradas. Suponga que los saltos están perfectamente predichos, de modo que los control hazard son manejados por hardware.
- b. Dibuje un diagrama de pipeline que muestre cómo se ejecuta el código LEGv8 dado en el procesador de 2-issue (sólo hasta completar una iteración del bucle). Sin modificar el orden de ejecución, organice el código para evitar la mayor cantidad posible de stalls. Deje indicados los caminos de forwarding utilizados.
- **c.** Suponga que el compilador es capaz de determinar que la cantidad de iteraciones del bucle se da en múltiplos de 2. Utilice la técnica estática "*loop unrolling*" para re-ordenar la ejecución del código. Está permitido utilizar otros registros si se considera necesario.
- **d.** Determine mejora en el tiempo de ejecución del código resultante del punto (c) respecto al del punto (b) considerando la ejecución completa del fragmento de código dado.

# Ejercicio 4 (Tomasulo) (4 puntos): (Por favor justificar cada paso o figura mediante texto explicativo. Se evaluará fuertemente la claridad de la explicación)

Considerando un microprocesador out-of-order execution implementado mediante el algoritmo de Tomasulo, muestre el contenido de las tablas de *Status*, las *Reservation stations* y el flujo de ejecución para la siguiente secuencia de código justo después del 4to ciclo de clk.

| Instruction            | Instruction status |         |              |  |  |
|------------------------|--------------------|---------|--------------|--|--|
| instruction            | Issue              | Execute | Write result |  |  |
| 1> addi X0, X0, #100   |                    |         |              |  |  |
| 2> ldur D0, [X1, #0]   |                    |         |              |  |  |
| 3> ldur D1, [X1, #0]   |                    |         |              |  |  |
| 4> fadd D1, D1, D0     |                    |         |              |  |  |
| 5> faddi D0, D0, #23   |                    |         |              |  |  |
| 6> fmuld D4, D2, D3    |                    |         |              |  |  |
| 7> 1sr X2, X0, #4      |                    |         |              |  |  |
| 8> div X4, X4, X5      |                    |         |              |  |  |
| 9> fdiv D2, D3, D4     |                    |         |              |  |  |
| 10> ldur D4, [X1, #32] |                    |         |              |  |  |
| 11> fadd D0, D1, D2    |                    |         |              |  |  |
| 12> add X0, X4, X2     |                    |         |              |  |  |

### Harware

Issue = 4 instrucciones

Load = 4 RS / 1 clock cycle

Store = 4 RS / 1 clock cycle

Suma entera = 1 FU - 2 RS / 1 clock cycles

Multiplicación entera = 1 FU - 2 RS / 1 clock cycles

Suma flotante = 1 FU - 2 RS / 1 clock cycles

Multiplicación flotante = 1 FU - 2 RS / 2 clock cycles

|     | Stage |    |    |    |    |  |  |
|-----|-------|----|----|----|----|--|--|
| Clk | IF    | ID | IS | Ex | WB |  |  |
| 0   |       |    |    |    |    |  |  |
| 1   |       |    |    |    |    |  |  |
| 2   |       |    |    |    |    |  |  |
| 3   |       |    |    |    |    |  |  |
| 4   |       |    |    |    |    |  |  |

| Name       | Reservation stations |           |    |    |    |    |   |  |
|------------|----------------------|-----------|----|----|----|----|---|--|
|            | Busy                 | Op (Inst) | Vj | Vk | Qj | Qk | Α |  |
| Load 1     |                      |           |    |    |    |    |   |  |
| Load 2     |                      |           |    |    |    |    |   |  |
| Load 3     |                      |           |    |    |    |    |   |  |
| Load 4     |                      |           |    |    |    |    |   |  |
| Store 1    |                      |           |    |    |    |    |   |  |
| Store 2    |                      |           |    |    |    |    |   |  |
| Store 3    |                      |           |    |    |    |    |   |  |
| Store 4    |                      |           |    |    |    |    |   |  |
| Add int 1  |                      |           |    |    |    |    |   |  |
| Add int 2  |                      |           |    |    |    |    |   |  |
| Mult int 1 |                      |           |    |    |    |    |   |  |
| Mult int 2 |                      |           |    |    |    |    |   |  |
| Add FP 1   |                      |           |    |    |    |    |   |  |
| Add FP 2   |                      |           |    |    |    |    |   |  |
| Mult FP 1  |                      |           |    |    |    |    |   |  |
| Mult FP 2  |                      |           |    |    |    |    |   |  |

| Register Status |    |    |    |    |    |            |    |    |    |
|-----------------|----|----|----|----|----|------------|----|----|----|
|                 | D0 | D1 | D2 | D3 | D4 | D5         | D6 | D7 | D8 |
| Qi              |    |    |    |    |    |            |    |    |    |
|                 | X0 | X1 | X2 | X3 | X4 | <b>X</b> 5 | X6 | X7 | X8 |
| Qi              |    |    |    |    |    |            |    |    |    |